はじめに
The Nextplatform の下記の記事を読みました。RISC-V ベースの chiplet を開発しているStartupである Ventana Micro Systemsのバックグラウンドと開発したVeyron V1 core について書いてあります。
Ventana Micro Systemsのバックグラウンド
- Balaji Baktha -san : CEO and Co-Founder
- iSCSI chip founder : 2001 - => Adaptec が買収 => Microsemi が買収
- Marvell
- Pi Mobile : Chairman
- Insilica : President, CEO and Board member => On Semi が買収
- Veloce Technologies, Inc : Founder, President, CEO, Chairman - Veloce Technologies => AMCCが買収 => MACOMが買収 => Carlyleが買収
- Ventana Micro Systems : Founder, President, CEO and ChairmanFounder, President, CEO and Chairman : 2018.7 -
20年以上半導体業界で会社を興し続けている方ですね。。。
Ampere Computing のおおもとは、AMCCではなくて、Veloce Technologies だったんですね。。。
Veyron V1 core
- 512 KB L1 I-Cache
- 64KB L1 D-Cache
- 512 KB L2 D-Cache
16コアまで搭載可能、各コアに対して3MBで最大48MB(16x3=48MB) の L3 Cache がある
下図はVentana Micro SystemsのVeyron V1 coreの図です。説明のために引用します。
Apple MxシリーズのL1 I-Cacheが 192KBでも大きいと思っていましたが、512KB とは。。ただし、L2 Cache は無いんですね。
おわりに
L1 I-Cache を大きくしてL2 I-Cache無しにして、L2 Cache を D-Cache専用にしていますが、性能ってどうなんでしょうか?気になります。