引用 ・1024 64-bit RISC processors ・64-bit memory architecture ・64-bit and 32-bit IEEE floating point support ・64 MB of distributed on-chip SRAM ・1024 programmable I/O signals ・Three 136-bit wide 2D mesh NOCs ・2052 separate power domains ・Support for up to One Billion shared memory processors ・Support for up to One Petabyte of shared memory ・Binary compatibility with Epiphany III/IV chips ・Custom ISA extensions for deep learning, communication, and cryptography ・TSMC 16FF process ・4.56 Billion transistors, 117mm^2 silicon area ・DARPA funded
2052個のパワードメインって、どんだけ分割しているんだよね。
バイナリ互換なので開発済みのプログラムはそのまま動く。
TSMC 16FFなので開発費、めっちゃ高そう。DARPAがお金出しているようですが。
チップが入手できるのは、4〜5ヶ月後。来年になりますね。
バイナリ互換なので開発済みのプログラムはそのまま動く。
TSMC 16FFなので開発費、めっちゃ高そう。DARPAがお金出しているようですが。
チップが入手できるのは、4〜5ヶ月後。来年になりますね。
あー、キロコアって、言うんだ。