Vengineerの妄想(準備期間)

人生は短いけど、長いです。人生を楽しみましょう!

マルチコア

Intel NNP-I

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった 先日発表になった、Intel NNP-I も Ice LakeベースのチップとICHを1パッケージ化。 Intel Puts 10nm Ice Lake CPUs on an M.2 Stick, Meet the Nervana …

Heterogeneous Computingのためのプログラミング言語

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった CodePlayの人の講演資料: Comparing SYCL with HPX, Kokkos, Raja and C++ Executors The future of ISO C++ Heterogeneous Computingの資料から Page.…

XLA、速いじゃん

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった Pushing the limits of GPU performance with XLAによると、 TensorFlow r1.11のXLA無しのGPU と TensorFlow r1.12のXLA有りのGPUでは、XLA有りの方が速…

SPARC64-XII

Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった まだまだ継続するんだね。 Fujitsu Takes On IBM Power9 With Sparc64-XII ・Sparc64-VII:4コア、2008/7、65nm ・Sparc64-VII:2010年12月、3 GHz/大規…

中国製CPU「龍芯」

Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった 備忘録として、残しておきました MIPSなのにx86とARMアプリを高速に実行できる中国製CPU「龍芯」のカラクリ これ、凄い。。。。 引用 龍芯はMIPSアーキテ…

Intelは、Soft Machineを買収していた

Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった 記録として残しておきます。 Report: Intel has quietly bought chip startup Soft Machines for $250M ということで、IntelはSoft Machineを250Mドルで…

オラクル、SPARC開発チームを縮小

Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった Mark Hurd dumps Sparc team. 上記の内容を記録のために引用します。 Sparc CPU team: 30% (~600 headcount) were let go Sparc System team: 42% (50% i…

SPARC M7

engineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった 記録として残しておきます。 ORACLEのSPARC M7について 日本オラクル、買収以降のSPARCプロセッサと最新世代の「M7」を解説 によると、あのPOWER8より、 …

PEZY-SCでRust

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった Run Rust code on PEZY-SC processor なんと贅沢な。 PEZY-SCの現物を見たこと無いし。。 ほー、OpenCL APIで使うんだ。 でも、OpenCL Cではなく、普通…

ComputeCpp™ Community Edition

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった Updated ComputeCpp™ Community Edition Release 昨年の12月のSYCLとComputeCPPから結構経ったけど。 Codeplay Releases Free Community Edition Beta o…

DSF2016、いろいろ、ディープラーニングもあるよ。

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった Design Solution Forum 2016では、Image & Vision Trackを新設しました。 最近人気のディープラーニング関連として ・エンジニアのためのいまさら聞けな…

POWER9

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった POWER8の次は、POWER9。 Big Blue Aims For The Sky With Power9 と IBM Advances Against x86 with Power9 から。 POWER Processor Technology Roadmap…

IBM POWER8のメモリ

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった IBM POWER8の続き。 POWER8のメモリはDDR4を使っていますが、POWER8とはバッファチップ経由で接続する。 バッファチップには、L4キャッシュがeDRAMで実…

IBM POER8とNVLINK

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった 昨日、IBM Redpaper : IBM Power S822LC for HPC、アップしましたが。。。 Refreshed IBM Power Linux Systems Add NVLinkに、 IBM POWER8搭載のS822LC…

IBM Redpaper : IBM Power S822LC for HPC

Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった IBM Power System S822LC for High Performance Computing Introduction and Technical Overview IBM Redpaperって言うんですね。 Page.22のFigure 1-13 …

OPEN SOURCE RESEARCH PROCESSOR

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった AN INTRODUCTION TO OPENPITON A MANYCORE OPEN SOURCE PROCESSOR OPEN SOURCE RESEARCH PROCESSORからDOWNLOAD, BUILD, TAPE-OUT!出来るそうな。 シミ…

GAP8 chip

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった Twitterで拾ったStartup’s IoT SoC Packs a Punch GreenWaves Technologies スタートアップでも55nmのASICならそれ程お金かからないから、作れるだろう…

PULP – An Open Parallel Ultra-Low-Power Processing-Platform

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった Twitterで拾ったPULP – An Open Parallel Ultra-Low-Power Processing-Platform An Open Parallel Ultra-Low-Power Processing-Platform Github ブロッ…

Soft Machinesって、ARM ISA ?

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった ちょっと気になったので調べてみました。なんか、まとまりもなく、長くなってしまいました。 Soft Machines Soft Machines claims its cutting-edge VIS…

TOP100

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった 皆さんも既に知っていると思いますが、 今年(ISC 2016)の TOP500は中国の「太湖之光」、 GREEN500の1位は日本の「菖蒲」 PCウォッチ:中国産スパコン「…

グリッドプロセッサ入門

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった 記録として。 An introduction to Grid-processors: Parallella, Kalray and KnuPath Parallellaは、このブログでも何度も取り上げましたね。 Karlayは…

SystemC Japan 2016

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった 金曜日(6/17)に、SystemC Japan 2016に行きました(今回は、お仕事で) いつものように、1Fで受付をし、2Fの会場に。 入って、びっくり、半分? そう、会…

PEZY-SC2によるZettaScaler-2.0

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった 6/8に理研で行われた 理研シンポジウム 「スーパーコンピュータHOKUSAIとShoubu、研究の最前線」のPEZYの資料です。 講演の前に、この資料は公開されて…

PEZYも参戦

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった GoogleがTPUを発表しましたが、PEZYも同じ日(5/18)に「第1回全脳アーキテクチャシンポジウム」にて、「Deep Insights(ディープインサイツ)」という会社…

Please Join Us in Celebrating Professor David A. Patterson's Retirement!

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった こちらもTwiiterで拾ったもの。いつもいつもありがとうございます。 40 Years of Patterson Symposium そう、偉大なるパターソン先生です。 まだ、68歳…

OSCARTechの中の人

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった 2016年4月号の特集 世界制覇!最強ARM 2016 Appendix 2(pp.26-32) 高性能&低消費電力を追求するマルチコアARMアーキテクチャbig.LITTLEを試す 納富 昭 …

Googleが米国本社で半導体開発者を募集している

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった Appleが日本で半導体開発者を募集し始めたのが、確か一昨年ぐらい。 まー、Appleが半導体を開発するのは普通のこと。 円安になったことで日本で半導体開…

GoogleがCPUコアを作っていると。。。

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった 昨日、Twitterに流れてきたのは、GoogleがCPUコア(32ビット)を作っていると。 どうしてわかったかというと、 LLVMのbackendのpatchがGoogleの中の人から…

free electrons

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった free electronsという会社を知っていますか? では、Linux Referenceというサイトを知っていますか? 上のLinux Referenceをクリックしてみてください。…

NetSpped Systems

@Vengineerの戯言 : Twitter SystemVerilogの世界へようこそ、すべては、SystemC v0.9公開から始まった 先週の水曜日にARM Tech Symposia 2015に行ってきました。 もう少し早く行きたかったのですが、最後の2セッションだけしか聞けませんでした。 引用 D-5…